# Project4 Verilog 完成单周期 CPU 开发

## 一、总体设计

## 1、顶层模块



图 1 Logisim 顶层模块图

```
21 module mips (
22
         input clk, reset
23
24
25
          26
27
28
          wire [5:0] opcode, func;
wire [4:0] rs, rt, rd, regaddr;
wire [3:0] aluctr;
30
31
32
          wire [1:0] extop;
33
          //IFU
34
          assign opcode[5:0] = instr[31:26], rs[4:0] = instr[25:21], rt[4:0] = instr[20:16],
    rd[4:0] = instr[15:11], func[5:0] = instr[5:0], imml6[15:0] = instr[15:0],
    ra_addr[31:0] = regdatal[31:0];
35
36
37
38
39
          assign aluoprand_a[31:0] = regdatal[31:0];
//DM
40
          assign memdata[31:0] = regdata2[31:0];
assign memaddr[31:0] = aluoutput_c[31:0];
41
42
43
44
          IFU ifu(
45
          .clk(clk),// 1
          .reset(reset),// 1
46
          .ifzero(ifzero),// 1
47
48
          .npc_sel(npc_sel),// 1
          .jump(jump),// 1
.jr(jr),// 1
49
50
          .ra_addr(ra_addr),// 32
```

```
52
 53
           .instr(instr),// 32
          .pc_and_4(pc_and_4)// 32
 54
 55
 56
          control controller (
 57
          .opcode (opcode),// 6
 58
 59
          .func(func),// 6
 60
          .jr(jr),// 1
 61
 62
          .jal(jal),// 1
          .jump(jump),// 1
.regdst(regdst),// 1
 63
 64
 65
          .npc_sel(npc_sel),// 1
 66
          .extop(extop),// 2
 67
          .memtoreg(memtoreg).// 1
 68
          .aluctr(aluctr),// 4
          .memwrite(memwrite),// 1
 69
 70
          .alusrc(alusrc),// 1
 71
           .regwrite(regwrite)// 1
 72
73
          );
 74
          GRF grf(
 75
76
          .rs(rs),// 5
          .rt(rt),// 5
          .regaddr(regaddr),// 5
 77
 78
           .clk(clk),// 1
          .reset(reset),// 1
 79
          .regwrite(regwrite),// 1
 80
          .regdata(regdata),// 32
.pc and 4(pc and 4),// 32
 81
 82
 83
           .regdatal(regdatal),// 32
.regdata2(regdata2)// 32
 84
 85
          );
 86
 87
          EXT ext (
 88
          .imm16(imm16),// 16
 89
 90
          .extop(extop),// 2
 91
          .out32 (out32)//32
 92
 93
 94
 95
          ALU alu (
 96
          .aluctr(aluctr),// 4
          .aluoprand_a(aluoprand_a),// 32
 97
           .aluoprand_b(aluoprand_b),// 32
 98
 99
          .aluoutput_c(aluoutput_c),// 32
100
           .ifzero(ifzero)// 1
101
102
          );
103
          DM dm (
104
105
           .memwrite(memwrite),// 1
          .clk(clk),// 1
.reset(reset),// 1
106
107
108
          .memdata(memdata),// 32
.memaddr(memaddr),// 32
109
           .pc and 4(pc and 4),// 32
110
111
           .memout (memout) // 32
112
113
114
          MuxRegRd muxregin (
115
116
          .rt(rt),// 5
117
           .rd(rd),// 5
           .jal(jal),// 1
118
           .regdst(regdst),// 1
119
120
          .regaddr(regaddr)// 5
121
122
123
          MuxALUNum muxaluin(
124
           .out32(out32),// 32
125
           .regdata2(regdata2),// 32
126
127
           .alusrc(alusrc),// 1
128
129
           .aluoprand_b(aluoprand_b)// 32
130
          );
131
132
          MuxRegData muxregdata(
          .aluoutput_c(aluoutput_c),// 32
133
           .memout (memout),// 32
134
          .pc and 4 (pc and 4),// 32
.jal(jal),// 1
135
136
           .memtoreg(memtoreg),// 1
137
138
          .regdata(regdata)// 32
139
140
    endmodule
```

### 图 2 顶层模块代码

## 2、顶层多选器

```
21 module MuxRegRd(
                                                     //輸入寄存器地址
//輸入控制信号
        input [4:0] rt,rd,
input regdst,jal,
 22
 23
 24
         output [4:0] regaddr
                                                      //輸出寄存器地址
  25
           assign regaddr = jal?32'h0000001f:(regdst?rd:rt);
  26
  27 endmodule
 21 module MuxALUNum(
        input [31:0] regdata2,out32, input alusrc,
                                                          //輸入立即数和寄存器值
//輸入控制信号
//輸出ALU操作数
 22
  23
  24
         output [31:0] aluoprand_b
  25
  26
  27
        assign aluoprand_b = alusrc?out32:regdata2;
  28
 29
31 endmodule
21 module MuxRegData(
                                                                    //輸入存储器值和ALU运算结果和pc_and_4
         input [31:0] memout, alwoutput_c,pc_and_4,
                                                                     //輸入控制信号
//輸出輸入寄存器堆的值
         input memtoreg,jal,
output [31:0] regdata
 23
 24
 25
 26
 27
 28
        assign regdata = jal?pc_and_4:(memtoreg?memout:aluoutput_c);
30 endmodule
```

图 3 顶层多选器代码

#### 表 1 MuxRegRd 模块接口

| 信号      | 方向 | 描述                     |  |
|---------|----|------------------------|--|
| rt      | I  | 5 位寄存器地址输入信号           |  |
| rd      | I  | 5 位寄存器地址输入信号           |  |
| regdst  | I  | 寄存器地址选择信号              |  |
| jal     | I  | 寄存器地址选择信号,判断当前指令是否为jal |  |
| regaddr | О  | 5 位经选择后的寄存器地址输出信号      |  |

### 表 2 MuxALUNum 模块接口

| 信号          | 方向 | 描述                          |  |
|-------------|----|-----------------------------|--|
| regdata2    | I  | 32 位读取的寄存器的运算数输入信号          |  |
| out32       | I  | 32 位经扩展后的运算数输入信号            |  |
| alusrc      | I  | 运算数选择信号                     |  |
| aluoprand_b | О  | 32 位经选择后的运算数输出信号,为 ALU 的操作数 |  |

表 3 MuxRegData 模块接口

| 信号          | 方向 | 描述                          |  |
|-------------|----|-----------------------------|--|
| memout      | I  | 32 位读取的 DM 的数据输入信号          |  |
| aluoutput_c | I  | 32 位 ALU 运算结果的数据输入信号        |  |
| pc_and_4    | I  | 32 位当前指令地址加 4 后的输入信号        |  |
| memtoreg    | I  | 数据选择信号,判断是否从 DM 中读数据至 GRF   |  |
| jal         | I  | 数据选择信号,判断当前指令是否为 jal        |  |
| regdata     | О  | 32 位经选择后的数据输出信号,为 GRF 的写入数据 |  |

表 4 顶层多选器功能定义

| 序号 | 多选器模块名称    | 功能描述                     |  |
|----|------------|--------------------------|--|
| 1  | MuxRegRd   | jal 有效则输出 0x1f,否则        |  |
|    |            | regdst 有效则输出 rd,否则       |  |
|    |            | 输出 rt                    |  |
| 2  | MuxALUNum  | alusrc 有效则输出 out32,否则    |  |
|    |            | 输出 regdata2              |  |
| 3  | MuxRegData | jal 有效则输出 pc_and_4, 否则   |  |
|    |            | memtoreg 有效则输出 memout,否则 |  |
|    |            | 输出 aluoutput_c           |  |

## 二、模块定义

### 1、IFU



#### 图 4 Logisim IFU 电路图

```
21 module IFU(
                                                                               //信号输入
22
         input jr,jump,npc_sel,ifzero,reset,clk,
         input [31:0] ra_addr,
output [31:0] instr ,pc_and_4
23
                                                                               //信号输出
24
25
26
27
           reg [31:0] IM[0:1023],PC = 32'h00003000;
                                                                               //构建IM和PC,注意IM是32bit×1024字
28
           wire [31:0] pc_and_four, pc_and_four_and_shamft, shamft_ext, jump_index;
29
          wire [25:0] instr_index;
wire [15:0] shamft;
30
           wire branch;
32
33
           assign pc_and_four = PC + 4;//连接PC+4
assign instr_index = IM[PC[11:2]][25:0];//连接地址位移
assign shamft = IM[PC[11:2]][15:0];//连接地址偏移里
34
35
36
           assign shamft_ext = {{14(shamft[15]}},{shamft[15:0]},{2'b00}};//拓展地址儒移里
assign pc and four_and_shamft = pc and four + shamft_ext;//得出偏移后的地址
assign branch = ifzero && npc_sel;//是否分支
38
39
40
           assign jump_index = {pc_and_4[31:28],instr_index[25:0],2'b00};
41
           assign pc_and_4 = pc_and_four;
assign instr = IM[PC[11:2]];
                                                                               //连接PC+4
42
43
                                                                               //连接Instr
44
45
46
           initial
47
48
           begin
           $readmemh("code.txt", IM);
49
50
           always @ (posedge clk)
                                                                               //时钟上升时,完成PC
51
52
           begin
53
             if (reset)
                                                                                //同步复位
54
55
             begin
                 PC <= 32'h00003000;
56
             end
                                                                               //不复位
57
58
             else
             begin
             //$display("%h %h\n",PC,IM[PC[11:2]]);
                 PC <= jr? ra_addr : (jump? jump_index : (branch? pc_and_four_and_shamft : pc_and_four));
60
             end
61
62
63
     endmodule
64
```

图 5 IFU 代码

### (1) 基本描述

IFU 主要作用是完成取指令功能。IFU 内部包含 PC、IM 以及其他相关逻辑操作。IFU 除了能执行顺序取指令外,还能根据指令的执行情况决定 PC 接下来的操作是顺序取指令还是转移取指令。

## (2) 模块接口

表 5 IFU 模块接口

| 信号名      | 方向 | 描述                   |  |
|----------|----|----------------------|--|
| jr       | I  | 判断当前指令是否为 jr 指令的标志   |  |
| jump     | I  | 判断当前指令是否为跳转指令的标志     |  |
| npc_sel  | I  | 判断当前指令是否为 beq 指令的标志  |  |
|          |    | 1: 当前指令为 beq 指令      |  |
|          |    | 0: 当前指令非 beq 指令      |  |
| ifzero   | I  | 判断 ALU 计算结果是否为 0 的标志 |  |
|          |    | 1: 计算结果为 0           |  |
|          |    | 0: 计算结果非 0           |  |
| reset    | I  | 判断 PC 是否复位的信号        |  |
|          |    | 1: 复位                |  |
|          |    | 0: 无效                |  |
| clk      | I  | 时钟信号                 |  |
| ra_addr  | I  | 32 位指令地址输入信号         |  |
| instr    | О  | 32 位当前的 MIPS 指令      |  |
| pc_and_4 | О  | 32 位当前指令地址加 4 后的输出信号 |  |

表 6 IFU 功能定义

| 序号 | 功能名称    | 功能描述                                      |  |
|----|---------|-------------------------------------------|--|
| 1  | 复位      | 当 reset 信号有效时 PC 设置成 0x0000_3000          |  |
| 2  | 取指令     | 根据 PC 指定的地址从 IM 中取出指令                     |  |
| 3  | 计算下一条指令 | *PC 取地址为 4 字节即一个字,所以 PC 的低 2 位地           |  |
|    | 地址      | 址可以省略                                     |  |
|    |         | jr 有效则 PC←ra_addr,否则                      |  |
|    |         | jump 有效则 PC←PC[31:28]  instr_index  0²,否则 |  |
|    |         | ifzero 和 npc_sel 都有效则                     |  |
|    |         | PC←PC+4+sign_ext(offset  0²)否则            |  |
|    |         | PC←PC+4                                   |  |

# 2、GRF



图 6 Logisim GRF 电路图

```
21 module GRF(
         input [4:0] rs,rt,regaddr,
input reset,clk,regwrite,
                                                               //輸入寄存器地址
 22
 23
                                                                    //輸入置位和时钟和使能信号
                                                                      //輸入写入数据
//輸出读出数据
         input [31:0] regdata,pc_and_4,
         output [31:0] regdatal,regdata2
 25
 26
                                                              //初始化寄存器堆
         reg [31:0] GRF[0:31];
  28
         assign regdatal = GRF[rs];
assign regdata2 = GRF[rt];
                                                                    //连接寄存器
  29
  30
                                                                    //连接寄存器
  31
          integer i;
  32
  33
         begin
  34
          for(i = 0 ; i < 32 ;i = i + 1)
                                                            //初始化寄存器
  35
  36
               GRF[i] <= 0;
  37
  38
        always @ (posedge clk)
                                                             //时钟上升沿工作
  39
  40
                                                             //如果复位
             if (reset)
  41
  42
            begin
             for(i = 0; i < 32; i = i + 1)
GRF[i] <= 0;
                                                             //全部归零
  43
 44
45
          end
else if(regwrite)
begin
                                                       //否则如果不复位,写信号有效和非0号存储器的话则写入数据
 47
48
            $display("@%h: $%d <= %h", pc and 4 - 4, regaddr,regdata);
GRF[regaddr] <= regaddr == 0? 0 : regdata;</pre>
  49
            end
  50
  51
  53 endmodule
```

图 7 GRF 代码

### (1) 基本描述

GRF 的作用主要是提供相应的寄存器以供指令完成相应的操作。GRF 内部包含 32 个 32 位寄存器,分别对应 0-31 号寄存器,其中 0 号寄存器的读取结果均为 0,还包含选择读写寄存器的逻辑操作电路。

### (2) 模块接口

表 7 GRF 模块接口

| 信号名      | 方向 | 描述                       |
|----------|----|--------------------------|
| rs       | I  | 5 位寄存器读地址输入信号            |
| rt       | I  | 5 位寄存器读地址输入信号            |
| regaddr  | I  | 5 位寄存器写地址输入信号            |
| reset    | I  | 复位信号                     |
|          |    | 1: 复位                    |
|          |    | 0: 无效                    |
| clk      | I  | 时钟信号                     |
| regwrite | I  | 寄存器写使能信号                 |
| regdata  | I  | 32 位寄存器写数据               |
| pc_and_4 | I  | 32 位当前指令地址加 4 后的输入信号     |
| regdata1 | О  | 32 位 rs 地址对应的寄存器的数据的输出信号 |
| regdata2 | О  | 32 位 rt 地址对应的寄存器的数据的输出信号 |

表 8 GRF 功能定义

| 序号 | 功能名称 | 描述                 |
|----|------|--------------------|
| 1  | 读寄存器 | 读出 rs、rt 地址对应寄存器中  |
|    |      | 所存储的数据到 regdata1、  |
|    |      | regdata2           |
| 2  | 写寄存器 | 当 regwrite 信号有效且时钟 |
|    |      | 上升沿到来时,将 regdata 写 |
|    |      | 入 regaddr 所对应的寄存器中 |

### 3, ALU



图 8 Logisim ALU 电路图

```
module ALU(
          input [3:0] aluctr,
input [31:0] aluoprand_a,aluoprand_b,
                                                                                                           //控制信号输入
22
                                                                                                                                         //操作数输入
23
          output [31:0] aluoutput_c ,
output ifzero
                                                                                                               //结果输出
24
25
                                                                                                 //零标记输出
26
           parameter [3:0] ADDU = 4'b0000 ,SUBU = 4'b0001 , ORI = 4'b0010; wire [31:0] addu,subu,ori;
                                                                                                              //定义运算参数
27
28
           assign ifzero = aluoprand a - aluoprand b == 0? 1 : 0;
assign addu = aluoprand a + aluoprand b;
assign subu = aluoprand - aluoprand b;
assign ori = aluoprand | aluoprand b;
30
31
33
34
            assign aluoutput_c = aluctr == ADDU? addu:(aluctr == SUBU? subu:(aluctr == ORI? ori : 0));
36
37
39
    endmodule
40
```

图 9 ALU 代码

### (1) 基本描述

ALU 的主要作用是完成算术逻辑指令或者其他指令所需要的算术逻辑操作。 ALU 内部包含加法、减法、与或非等基本的算数逻辑部件。

### (2) 模块接口

表9 ALU 模块接口

| 信号名         | 方向 | 描述                         |  |
|-------------|----|----------------------------|--|
| aluctr      | I  | 4 位输入信号, ALU 的功能选择信号:      |  |
|             |    | 0000: ALU 进行加法运算           |  |
|             |    | 0001: ALU 进行减法运算           |  |
|             |    | 0010: ALU 进行或运算            |  |
| aluoprand_a | I  | 32 位输入信号,ALU 的第一个操作数       |  |
| aluoprand_b | I  | 32 位输入信号,ALU 的第二个操作数       |  |
| aluoutput_c | О  | 32 位输出信号,ALU 的计算结果         |  |
| ifzero      | О  | 通过减运算输出的值和常数 0 作比较判断输入两值是否 |  |

相等的信号

表 10 ALU 功能定义

| 序号 | 功能名称 | 描述                          |
|----|------|-----------------------------|
| 1  | 加运算  | aluoutput_c = aluoprand_a + |
|    |      | aluoprand_b                 |
| 2  | 减运算  | aluoutput_c = aluoprand_a - |
|    |      | aluoprand_b                 |
| 3  | 或运算  | aluoutput_c = aluoprand_a   |
|    |      | aluoprand_b                 |

### 4, EXT



图 10 Logisim EXT 电路图

```
//立即数输入
//控制信号输入
           input [15:0] imm16,
input [1:0] extop,
output [31:0] out32
22
25
26
             parameter [1:0] zero_ext = 2'b00 ,sign_ext = 2'b01 ,lui_ext = 2'b10;
                                                                                                                                       //定义扩展参数
27
28
             wire [31:0] zeroext, signext, luiext;
29
             assign zeroext = {{16{1'b0}},{imm16[15:0]}};
assign signext = {{16{imm16[15]}},{imm16[15:0]}};
assign luiext = {{imm16[15:0]},{16{1'b0}}};
assign out32 = extop == zero_ext? zeroext :(extop == sign_ext? signext:(extop == lui_ext? luiext:0));
30
31
32
33
34
35
36 endmodule
```

图 11 EXT 代码

### (1) 基本描述

EXT 的主要作用是完成对输入到其中的 16 位数据的符号扩展、零扩展以及将输入的 16 位数据加载到高位等操作。其内部包含与完成符号扩展、零扩展以及讲输入的 16 位数据加载到高位等操作的相关逻辑部件。

### (2) 模块接口

表 11 EXT 模块接口

| 信号名   | 方向 | 描述                       |
|-------|----|--------------------------|
| imm16 | I  | 输入 EXT 内部需要被扩展的 16 位数据   |
| extop | I  | 输入数据进行扩展的方式的选择信号:        |
|       |    | 00: 将 imm16 进行零扩展到 32 位  |
|       |    | 01: 将 imm16 进行符号扩展到 32 位 |
|       |    | 10: 将 imm16 加载到高位,低位补 0  |
| out32 | О  | imm16 进行扩展后的数据输出         |

表 12 EXT 功能定义

| 序号 | 功能名称  | 描述                 |
|----|-------|--------------------|
| 1  | 零扩展   | 将 imm16 进行高位补 0 扩展 |
|    |       | 到 32 位             |
| 2  | 符号扩展  | 将 imm16 进行符号扩展到 32 |
|    |       | 位                  |
| 3  | 加载到高位 | 将 imm16 加载到高位,低位   |
|    |       | 补 0                |

### 5, DM



图 12 Logisim DM 电路图

```
module DM (
        input [31:0] memaddr,memdata,pc_and_4,
input memwrite,clk,reset,
                                                                             //輸入地址信号和数据信号
22
23
                                                                  //輸入写控制信号和时钟和清零信号
                                                               //輸出数据
24
        output [31:0] memout
25
         );
26
        reg [31:0] DM[0:1023];
27
        assign memout = DM[memaddr[11:2]];
                                                                         //连接输出
28
29
30
        integer i;
                                                           //初始化数据存储器
31
32
        initial
        begin
           for(i = 0;i < 1024 ;i = i + 1)

DM[i] <= 0;
33
34
35
36
                                                           //在时钟上升沿
        always @ (posedge clk)
37
38
        begin
                                                              //复位信号全部置0
            if (reset)
40
41
42
           begin
for(i = 0;i < 1024 ;i = i + 1)
              DM[i] <= 0;
43
44
45
            end
            else if (memwrite)
                                                              //否则如果存数信号有效就存数
           begin $display("@%h: *%h <= %h",pc_and_4 - 4, memaddr,memdata);//别忘-4
DM[memaddr[11:2]] <= memdata;
46
47
48
49
        end
50
    endmodule
```

图 13 DM 代码

### (1) 基本描述

DM 的主要作用是作为 CPU 执行程序时的临时数据存储媒介。内部包含存储芯片及相关逻辑通路。

## (2) 模块接口

表 13 DM 模块接口

| 信号名      | 方向 | 描述                    |  |  |  |
|----------|----|-----------------------|--|--|--|
| memaddr  | I  | 32 位输入信号,操作存储器的地址     |  |  |  |
| memdata  | I  | 32 位输入信号,为写入数据的输入     |  |  |  |
| pc_and_4 | I  | 32 位当前指令地址加 4 后的输入信号  |  |  |  |
| memwrite | I  | 读写控制信号                |  |  |  |
|          |    | 1: 写信号                |  |  |  |
|          |    | 0: 读信号                |  |  |  |
| clk      | I  | 时钟信号                  |  |  |  |
| reset    | I  | 复位信号                  |  |  |  |
| memout   | О  | 32 位输出信号,输出存储器操作地址输入对 |  |  |  |
|          |    | 应的数据                  |  |  |  |

表 14 DM 功能定义

| 序号 | 功能名称 | 描述                         |
|----|------|----------------------------|
| 1  | 读    | 根据输入的存储器地址读出 数据            |
| 2  | 写    | 根据输入的存储器地址,写入输入的数据         |
| 3  | 复位   | 当 reset 有效时将存储器所有<br>数据置 0 |

# 三、Controller 设计



图 14 Logisim Controller 电路图

```
21 module control(
            input [5:0] opcode, func,
  22
             output jr ,jal ,jump ,regdst ,npc_sel ,memtoreg ,memwrite ,alusrc ,regwrite ,
  23
  24
             output [1:0] extop ,
  25
            output [3:0] aluctr
  26
  27
            parameter [5:0] RCLASS = 6'b000000, // R类指令 或 nop
  28
                                    ADDU = 6'b100001,
SUBU = 6'b100011,
  29
  30
                                                                  //SUBU
                                    ORI = 6'b001101,
  31
                                                                  //ORI
                                    LW = 6'b100011,
                                                                  //LW
  32
                                                                  //SW
  33
                                    SW = 6'b101011,
  34
                                    BEO = 6'b000100.
                                                                 //BEO
                                    LUI = 6'b001111,
                                                                 //LUI
  35
                                    JAL = 6'b000011,
  36
  37
                                    JR = 6'b001000,
                                                                 //JR
                                    J = 6'b000010;
                                                                  1/3
  38
  39
            wire addu_and, subu_and, ori_and, lw_and, sw_and, beq_and, lui_and, jal_and, jr_and, j_and;
             //and logic
  41
            assign addu_and = opcode == RCLASS? (func == ADDU? 1 : 0) : 0;
assign subu_and = opcode == RCLASS? (func == SUBU? 1 : 0) : 0;
assign ori_and = opcode == ORI? 1 : 0;
assign lw_and = opcode == LW? 1 : 0;
assign sw_and = opcode == SW? 1 : 0;
assign beg_and = opcode == SW? 1 : 0;
  42
  44
  45
            assign sw_and = opcode == Sw? 1 : 0;
assign beq_and = opcode == BEQ? 1 : 0;
assign lui_and = opcode == LUI? 1 : 0;
  47
  48
             assign jal_and = opcode == JAL? 1 : 0;
            assign jr_and = opcode == RCLASS? (func == JR? 1 : 0) : 0;
assign j_and = opcode == J? 1 : 0;
  50
  51
             //or logic
  53
            assign jr = jr_and;
  54
            assign jal = jal_and;
            assign jump = j_and || jal_and;
assign regdst = addu_and || subu_and;
  56
  57
            assign npc_sel = beq_and;
  58
            assign memtoreg = lw_and;
assign memwrite = sw_and;
  59
  60
            assign alusrc = ori_and || lw_and || lui_and || sw_and;
            assign regwrite = addu and || subu and || lui_and || ori_and || lw_and || jal_and;
assign extop = lui_and? 2 :((lw_and || sw_and)? 1 : 0);
assign aluctr = ori_and? 2 :(subu_and ? 1 : 0);
  62
  63
  65 endmodule
```

图 15 Controller 代码

## (1) 基本描述

控制器的主要作用是译码,即将每一条机器指令中包含的信息,转化为给 CPU 各部分的控制信号。其内部主要包含与或门阵列,与逻辑部分的功能是识别,将输入的机器码识别为相应的指令。或逻辑部分的功能是生成,根据输入的指令不同,产生不同的控制信号。

# (2) 模块接口

表 15 Controller 模块接口

| 信号名      | 方向 | 描述           |
|----------|----|--------------|
| opcode   | Ι  | 机器指令的操作码部分   |
| func     | Ι  | 机器指令的函数码部分   |
| jr       | 0  | JR 指令标志      |
| jal      | 0  | JAL 指令标志     |
| jump     | 0  | JUMP 指令标志    |
| regdst   | О  | GRF 写地址控制    |
| npc_sel  | 0  | BEQ 指令标志     |
| memtoreg | 0  | DM 输出数据控制标志  |
| memwrite | O  | DM 写入数据控制标志  |
| alusrc   | 0  | ALU 操作数控制标志  |
| regwrite | 0  | GRF 写入数据控制标志 |
| extop    | 0  | EXT 扩展方式控制标志 |
| aluctr   | 0  | ALU 运算控制标志   |

# (3) 单周期真值表

表 16 Controller 单周期真值表

|      | op     | func   | jr | jal | jump | reg | npc  | mem   | mem   | alusrc | reg   | extop | aluctr |
|------|--------|--------|----|-----|------|-----|------|-------|-------|--------|-------|-------|--------|
|      | code   |        |    |     |      | dst | _sel | toreg | write |        | write |       |        |
| addu | 000000 | 100001 | 0  | 0   | 0    | 1   | 0    | 0     | 0     | 0      | 1     | X     | 0      |
| subu | 000000 | 100011 | 0  | 0   | 0    | 1   | 0    | 0     | 0     | 0      | 1     | X     | 1      |
| ori  | 001101 | N/A    | 0  | 0   | 0    | 0   | 0    | 0     | 0     | 1      | 1     | 0     | 2      |
| lw   | 100011 | N/A    | 0  | 0   | 0    | 0   | 0    | 1     | 0     | 1      | 1     | 1     | 0      |
| sw   | 101011 | N/A    | 0  | 0   | 0    | X   | 0    | 0     | 1     | 1      | 0     | 1     | 0      |
| beq  | 000100 | N/A    | 0  | 0   | 0    | X   | 1    | 0     | 0     | 0      | 0     | X     | 0      |
| j    | 000010 | N/A    | 0  | 0   | 1    | X   | 0    | 0     | 0     | X      | 0     | X     | 0      |
| jr   | 000000 | 001000 | 1  | 0   | 0    | X   | 0    | 0     | 0     | X      | 0     | X     | 0      |
| jal  | 000011 | N/A    | 0  | 1   | 1    | 0   | 0    | 0     | 0     | X      | 1     | X     | 0      |
| lui  | 001111 | N/A    | 0  | 0   | 0    | 0   | 0    | 0     | 0     | 1      | 1     | 2     | 0      |

## 四、测试 CPU

```
ori $t1, $zero, 0x0010
                     # ori 测试程序要实现: zero (0) 寄存器中的数据与立即数0x00000010进行或运算, 结果存储在t1(9) 寄存器中
 2 ori $t0, $zero, 0x0000
                     # ori 测试程序要实现: zero (0) 寄存器中的数据与立即数0x0000000进行或运算, 结果存储在t0(8) 寄存器中
 3 ori $t2, $zero, 0x0001 # ori 测试程序要实现: zero (0) 寄存器中的数据与立即数0x00000001进行或运算, 结果存储在t2(10) 寄存器中
 4 ori $s1,$zero,0x0004 # ori 測试程序要实现: zero (0) 寄存器中的数据与立即数0x00000004进行或运算,结果存储在s1(17)寄存器中
                    # 1ui 测试程序要实现: 立即数0xffff 加载到s0 (16) 寄存器高位
# sw 测试程序要实现: 把s0(16)寄存器中的数据 (1word) , 存储到s1(17)的值再加上偏移量0所指向的RAM中
 5 lui $s0, 0xffff
 6 sw $s0, 0($s1)
 8 loop:
9 beq $t0, $t1, loop_end # beq 测试程序要实现: 判断t0(8)的值和t1(9)的值是否相等,相等跳转1oop_end
                     # nop 测试程序不用实现任何指令, 默认PC <- PC+4
10 nop
11
                     # jal 测试程序要实现: 跳转至test并把 PC + 4存至ra(31)中
12 jal test
13
14 addu $t0, $t0, $t2
                     # addu 测试程序要实现: t0(8)寄存器中的值加上t2(10)寄存器中的值后将结果存到t0(8)寄存器中
15 j loop
                     # j 测试程序要实现: 跳转至100p
16
17 test:
18 lw $s0, 0($s1)
                     # 1w 测试程序要实现: 把s1(17)寄存器中的值再加上偏移量0所指向的RAM中的数据取出来并存到s0(16)寄存器中
                    # subu 测试程序要实现: 把s0(16)寄存器中的值减去t1(9)寄存器中的值后将结果存到s0(16)寄存器中
19 subu $s0, $s0, $t1
20 sw $s0, 0($s1)
                     # sw 测试程序要实现: 把s0(16)寄存器中的数据(1word),存储到s1(17)的值再加上偏移量0所指向的RAM中
21 jr $ra
                     # jr 跳转至ra(31)中存储的地址
22
23 loop_end:
                     # sw 测试程序要实现: 把t1(9)寄存器中的数据(1word),存储到s1(17)的值再加上偏移量8所指向的RAM中
24 sw $t1,8($s1)
```

图 16 code 测试代码

| Bkpt | Address    | Code       | Basic                     |                             | Source                                                       |
|------|------------|------------|---------------------------|-----------------------------|--------------------------------------------------------------|
|      | 0x00003000 | 0x34090010 | ori \$9,\$0,0x00000010    | 1: ori \$t1, \$zero, 0x0010 | # ori 测试程序要实现: zero(0)寄存器中的数据与立即数0x00000010进行或运算,结果存储在t1(9.  |
|      | 0x00003004 | 0x34080000 | ori \$8,\$0,0x00000000    | 2: ori \$t0, \$zero, 0x0000 | # ori 测试程序要实现: zero(0)寄存器中的数据与立即数0x0000000进行或运算,结果存储在t0(8.   |
|      | 0x00003008 | 0x340a0001 | ori \$10, \$0, 0x00000001 | 3: ori \$t2, \$zero, 0x0001 | # ori 测试程序要实现: zero(0) 寄存器中的数据与立即数0x00000001进行或运算,结果存储在t2(1. |
|      | 0x0000300c | 0x34110004 | ori \$17, \$0, 0x00000004 | 4: ori \$s1, \$zero, 0x0004 | # ori 测试程序要实现: zero(0) 寄存器中的数据与立即数0x0000004进行或运算,结果存储在s1(1.  |
|      | 0x00003010 | 0x3c10ffff | lui \$16,0x0000ffff       | 5: lui \$s0, 0xffff         | # lui 测试程序要实现: 立即数0xffff 加裁到s0(16)寄存器高位                      |
|      | 0x00003014 | 0xae300000 | sw \$16,0x00000000(\$17)  | 6: sw \$s0,0(\$s1)          | # sw 测试程序要实现: 把s0(16)寄存器中的数据(1word),存储到s1(17)的值再加上偏移量0所指向.   |
|      | 0x00003018 | 0x11090008 | beq \$8, \$9, 0x00000008  | 9: beq \$t0, \$t1, loop_end | # beq 测试程序要实现: 判断t0(8)的值和t1(9)的值是否相等,相等跳转loop_end            |
|      | 0x0000301c | 0x00000000 | nop                       | 10: nop                     | # nop 测试程序不用实现任何指令,默认PC <- PC+4                              |
|      | 0x00003020 | 0x0c000c0b | jal 0x0000302c            | 12: jal test                | # jal 测试程序要实现: 跳转至test并把 PC + 4存至ra(31)中                     |
|      | 0x00003024 | 0x010a4021 | addu \$8, \$8, \$10       | 14: addu \$t0, \$t0, \$t2   | # addu 测试程序要实现: t0(8)寄存器中的值加上t2(10)寄存器中的值后将结果存到t0(8)寄存器中     |
|      | 0x00003028 | 0x08000c06 | j 0x00003018              | 15: j loop                  | # j 测试程序要实现: 跳转至loop                                         |
|      | 0x0000302c | 0x8e300000 | lw \$16,0x00000000(\$17)  | 18: lw \$s0,0(\$s1)         | # lw 测试程序要实现:把s1(17)寄存器中的值再加上偏移量0所指向的RAM中的数据取出来并存到s0(1.      |
|      | 0x00003030 | 0x02098023 | subu \$16, \$16, \$9      | 19: subu \$s0, \$s0, \$t1   | # subu 测试程序要实现: 把s0(16) 寄存器中的值减去t1(9) 寄存器中的值后将结果存到s0(16) 寄存器 |
|      | 0x00003034 | 0xae300000 | sw \$16,0x00000000(\$17)  | 20: sw \$s0,0(\$s1)         | # sw 测试程序要实现: 把s0(16) 奇存器中的数据(1word), 存储到s1(17)的值再加上偏移量0所指向. |
|      | 0x00003038 | 0x03e00008 | jr \$31                   | 21: jr \$ra                 | # jr 跳转至ra(31)中存储的地址                                         |
|      | 0x0000303c | 0xae290008 | sw \$9,0x00000008(\$17)   | 24: sw \$t1,8(\$s1)         | # sw 测试程序要实现: 把t1(9)寄存器中的数据(1word),存储到s1(17)的值再加上偏移量8所指向     |

图 17 code 测试机械码

| Address    | Value (+0) | Value (+4) | Value (+8) | Value (+c) | Value (+10) | Value (+14) | Value (+18) | Value (+1c) |
|------------|------------|------------|------------|------------|-------------|-------------|-------------|-------------|
| 0x00000000 | 0x00000000 | 0xfffeff00 | 0x00000000 | 0x00000010 | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x00000020 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x00000040 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x00000060 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x00000080 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x000000a0 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x000000c0 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x000000e0 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x00000100 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x00000120 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x00000140 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x0000000   |
| 0x00000160 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |
| 0x00000180 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000 | 0x00000000  | 0x00000000  | 0x00000000  | 0x000000    |

图 18 MARS 模拟结果之 DM

| Registers | Coproc 1 Coproc 0 |            |  |  |
|-----------|-------------------|------------|--|--|
| Name      | Number            | Value      |  |  |
| \$zero    | 0                 | 0x00000000 |  |  |
| \$at      | 1                 | 0x0000000  |  |  |
| \$v0      | 2                 | 0x00000000 |  |  |
| \$v1      | 3                 | 0x00000000 |  |  |
| \$a0      | 4                 | 0x00000000 |  |  |
| \$a1      | 5                 | 0x00000000 |  |  |
| \$a2      | 6                 | 0x00000000 |  |  |
| \$a3      | 7                 | 0x00000000 |  |  |
| \$t0      | 8                 | 0x00000010 |  |  |
| \$t1      | 9                 | 0x00000010 |  |  |
| \$t2      | 10                | 0x00000001 |  |  |
| \$t3      | 11                | 0x00000000 |  |  |
| \$t4      | 12                | 0x00000000 |  |  |
| \$t5      | 13                | 0x000000   |  |  |
| \$t6      | 14                | 0x00000000 |  |  |
| \$t7      | 15                | 0x00000000 |  |  |
| \$s0      | 16                | 0xfffeff00 |  |  |
| \$s1      | 17                | 0x00000004 |  |  |
| \$s2      | 18                | 0x00000000 |  |  |
| \$s3      | 19                | 0x00000000 |  |  |
| \$s4      | 20                | 0x00000000 |  |  |
| \$s5      | 21                | 0x00000000 |  |  |
| \$s6      | 22                | 0x00000000 |  |  |
| \$s7      | 23                | 0x00000000 |  |  |
| \$t8      | 24                | 0x00000000 |  |  |
| \$t9      | 25                | 0x00000000 |  |  |
| \$k0      | 26                | 0x00000000 |  |  |
| \$k1      | 27                | 0x00000000 |  |  |
| \$gp      | 28                | 0x00001800 |  |  |
| \$sp      | 29                | 0x00002ffc |  |  |
| \$fp      | 30                | 0x00000000 |  |  |
| \$ra      | 31                | 0x00003024 |  |  |
| pc        |                   | 0x00003040 |  |  |
| hi        |                   | 0x00000000 |  |  |
| lo        |                   | 0x00000000 |  |  |

图 19 MARS 模拟结果之 GRF



图 20 ISIM 仿真结果之 DM



图 21 ISIM 仿真结果之 GRF

### jal test:



图 22 ISIM 仿真结果之波形

## 五、思考题

1、根据你的理解,在下面给出的 DM 的输入示例中,地址信号 addr 位数为什么是[11:2]而不是[9:0]? 这个 addr 信号又是从哪里来的?

| 文件   |
|------|
| dm.v |

MIPS 中内存地址按字节编址,地址信号为 4 的倍数,而设置的 CPU 内存按字编址,所以取[11:2]相当于除以 4,即把字节的地址转成字的地址。addr 信号从 ALU 模块中来。

2、在相应的部件中, reset 的优先级比其他控制信号(不包括 clk 信号)都要高,且相应的设计都是同步复位。清零信号 reset 是针对哪些部件进行清零复位操作?这些部件为什么需要清零?

reset 是对 GRF 和 DM 进行清零复位操作。因为首指令的地址是 0x000030000,所以 PC 不能进行清零复位操作。而 GRF 和 DM 是存储数据的单元,复位时应全部清零。

3、列举出用 Verilog 语言设计控制器的几种编码方式(至少三种),并给出代码示例。

```
宏定义 define:
```

```
`define lw = opcode == 100011? 1:0;

三目运算符+assign:

assign lw = opcode == 100011? 1:0;

case 选择:

always @ (*)begin

case(opcode)

6'b000000:

case(func)

6'b100011:
```

addu <= 1:

endcase

6' b100011:

1w <= 1;

endcase

end

4、根据你所列举的编码方式,说明他们的优缺点。

宏定义 define:

优点:组合逻辑描述,清晰直观,便于理解

缺点: 多位信号如 extop 的判断繁琐

case 选择:

优点:清晰直观,便于添加指令

缺点:写在 always 块中,与 controller 纯组合逻辑描述有出入,可能会产生未知错误

三木运算符+assign:

优点: 能很好地描述 logisim 中的 controller 的与或逻辑部分,描述的结构一致

缺点: 多位信号如 extop 的判断繁琐

5、C语言是一种弱类型程序设计语言。C语言中不对计算结果溢出进行处理,这意味着 C语言要求程序员必须很清楚计算结果是否会导致溢出。因此,如果仅仅支持 C语言,MIPS指令的所有计算指令均可以忽略溢出。请说明为什么在忽略溢出的前提下,addi与 addiu 是等价的,add与 addu 是等价的。提示:阅读《MIPS32® Architecture For Programmers Volume II: The MIPS32® Instruction Set》中相关指令的 Operation 部分 。

查阅资料得到 addi 和 addiu、add 和 addu 的 operation 部分如下:

addi:

temp ← (GPR[rs]31||GPR[rs]31..0) + sign\_extend(immediate)

if  $temp32 \neq temp31$  then

SignalException(IntegerOverflow)

```
else
GPR[rt] \leftarrow temp
endif
addiu:
temp \leftarrow GPR[rs] + sign\_extend(immediate)
GPR[rt] \leftarrow temp
add:
temp ← (GPR[rs]31||GPR[rs]31..0) + (GPR[rt]31||GPR[rt]31..0)
if temp32 \neq temp31 then
SignalException(IntegerOverflow)
else
GPR[rd] \leftarrow temp
endif
addu:
temp \leftarrow GPR[rs] + GPR[rt]
GPR[rd] \leftarrow temp
可以看出在忽略溢出的情况下, addi 和 addiu 执行的操作都是
temp \leftarrow GPR[rs] + sign\_extend(immediate)
GPR[rt] \leftarrow temp
add 和 addu 执行的操作都是
temp \leftarrow GPR[rs] + GPR[rt]
```

 $GPR[rd] \leftarrow temp$ 

所以在忽略溢出的情况下, addi 和 addiu、add 和 addu 是等价的

#### 6、根据自己的设计说明单周期处理器的优缺点。

优点:每个单周期执行一条指令,不会像多周期一样产生冒险,设计简单

缺点:因为每个单周期执行一条指令,故处理器的周期由处理器支持的指令集中的指令的最 长路径决定,会导致程序执行效率低

#### 7、简要说明 jal、jr 和堆栈的关系。

jal 与 jr 成对出现,每次执行 jal 指令,都会把下一条指令的地址 PC+4 存进 ra 中,相当于压栈,然后跳转;而每次执行 jr 指令,程序则跳转回 ra 存储的地址对应的指令,相当于出栈。意即当调用多次 jal 与 jr 时,我们总会把之前的 ra 值存在内存中,然后 jal 存进ra 对应的地址总是最后的地址,即存进栈顶元素,而使用 jr 时,则跳转至当前的 ra 对应的地址,即取出栈顶元素,符合栈的 LIFO 原则。